Проверяемый текст
Занун Набил Имхаммед Мохсен. Модель, алгоритм и вычислительное устройство для декодирования неравномерных префиксных кодов для GRID систем (Диссертация 2011)
[стр. 121]

121 сегментацией полей переменной длины; при формировании выходных декодированных последовательностей должны быть совмещены структуры всех уровней ЭМ ВОС.
Основной упор в реализации устройства также должен быть сделан на специальное заполнение ячеек памяти, позволяющее сопоставить конкретной области ячеек и непосредственно ячейке длину кода, его транслированной значение и место в общей структуре декодированной последовательности в соответствии с ТМГ.
Это определяет необходимость введения в устройство соответствующих модулей управления
заполнением модулей памяти.
Осуществлен выбор элементной базы на основе программируемых логических интегральных схем (ПЛИС) как наиболее полно удовлетворяющих критерию быстродействия и гибкости смены алгоритма декодирования
[43] при смене класса КТД, а также требованиям малогабаритности и достаточно низкого энергопотребления.
При реализации на универсальных процессорах данное преимущество в достаточной степени нивелируется.
4.2.0сновные особенности структурнофункциональной организации устройства декодирования телематических данных, обобщенный алгоритм его функционирования На рис.4.2.1 представлена структурно-функциональная организация устройства, реализующего созданный алгоритм декодирования КТД.
В отличие от известной схемы устройства декодирования, реализующего процедуры декодирования префиксных кодов на основе адреснонаращиваемого алгоритма [41], структурной особенностью предлагаемой
[стр. 84]

• должны быть использованы модули памяти, соответствующие кодовым таблицам НПК, заполненные атрибутами префиксных кодов по соответствующим адресам, а ячейки с остальными адресами должны быть заполнены атрибутами продолжения поиска; • процедуры выделения префикса и его идентификации должны быть увязаны с использованием соответствующих модулей управления для реализации процедуры управляемой сегментации префикса; • на выходе модулей памяти должны быть реализованы (с использованием соответствующих модулей) процедуры преобразования атрибутов в выходную последовательность декодированной информации (пикселы изображения и т.п.).
Основной упор в реализации алгоритма также должен быть сделан на специальное заполнение памяти, позволяющее сопоставить ячейке с адресом, соответствующем конкретному кодовому слову определенной длины его атрибут (метку начала серии и т.п.)* Это определяет необходимость введения в устройство соответствующих модулей управления начальным заполнением модулей памяти.
Осуществлен выбор элементной базы на основе программируемых логических интегральных схем (ПЛИС) как наиболее полно удовлетворяющих критерию быстродействия и гибкости смены алгоритма декодирования
при смене кода.
4.2.
Структурнофункциональная организация и обобщенный алгоритм функционирования устройства декодирования неравномерных префиксных кодов На рис.4Л представлена разработанная структурно-функциональная организация (СФО) устройства, реализующего предложенный алгоритм декодирования неравномерных префиксных кодов.
В отличие от известной 84

[Back]