поступают на входы блоков 4' и 4 , являющихся коммутаторами с двумя выходами. Подключение к одному из выходов осуществляется по сигналу четного или нечетного выходов счетчиков 5' и 52. Сигналы с выходов блоков 4' 2 ' © © ® © © © © © © © © © @ Рисунок 3.15 Временные диаграммы работы преобразователя кода ДБК-ЧПИ с дешифраторами и 42 поочередно поступают на первичные, выполненные со средней точкой, обмотки блока 6 , являющегося линейным трансформатором. Во вторичной 1 1 1 1 1 1 1 1 1 п.л.п.п.п.п.п.п.п.п.п.л, . Xri 1 1 4 П 1 i 1 t *1 1 1 •1 1 < 1 < 1 < 1 ii П i n 1 •■ 1 £ 1 1 • 1 1 1 1 1 П i t * 1 T iiit i 1 1 1 1 1 1 1 fi ri * ( J (1 1 * ( 1 % i ж i Г « и 1 1 1 11 ii 1 1 1 1 T ! •• + •1 . : ' i : Гij Г < , t • , M i ■ ■ iii• i» *1 *** •1 1 1 1 l I i i * ifi ! »• ь 1• »• < 1 1 « 1 1 iф •. *• •» •i • iii i г ii **1 < 1 1 • • ( « l 1 « » 1 • i *i •• t1 1 1 1 ' 1 •* \ * * t ♦* •* •• •* • 1 ' п ‘ 1 * • • 1 ; : :** 1 •••(•• i• , *• ** •• и и f |
блоков 2' и 22 — являю щ ихся элементами линии задерж ки на периоды времени равными одному таковому интервалу At для 2' и двум тактовым интервалам (2Дt — тг) для 22, где хт — длительность импульса таковой частоты. Таким образом, по раздельным цепям формируются посылки линейного сигнала Д Б К -Ч П И длительностью At и 2At. Для реализации принципа инвертирования относительно полярности предыдущей посылки длительностью At и 2At сигналы с выходов блоков 3' и З2 поступают на входы блоков 4' и 4‘, являю щ ихся коммутаторами с двумя выходами. Подклю чение к одному из выходов осущ ествляется по сигналу четного или нечетного выходов счетчиков 5' и 52. Сигналы с выходов блоков 4' и 42 поочередно поступают на первичные, выполненные со средней точкой, обмотки блока б, являю щ егося линейным трансформатором. Во вторичной обмотке линейного трансформатора блока б будет формироваться линейный сигнал в коде Д Б К Ч П И с импульсными посылками At и 2Дt поочередно меняющими свою полярность. Для обеспечения синхронной работы на все элементы предлагаемого устройства подаются управляю щ ие импульсы тактовой частоты, выделяемой из преобразуемого двоичного сигнала блоком 7 — представляющего из себя выделитель и формирователь импульсной тактовой последовательности. Временные диаграммы , поясняющие работу' предлагаемого устройства в статическом режиме, приведены на рис. 5.9. Преобразователь кода Д БК -Ч П И , показанный на рис. 5.8, является универсальным в том смысле, что алгоритм его работы позволяет реализовать формирование линейного сигнала с кодом Д БК Ч П И -m путем включения деш ифраторов размерностью т и соответствующим увеличением количества линейных трансформаторов. |