Проверяемый текст
Хоруженко, Олег Владимирович; Методический аппарат функционально-кодовой защиты ЭВМ телекоммуникационных компьютерных сетей (Диссертация 2009)
[стр. 139]

141 возможны другие типы ошибок (по согласованию).
Макетный образец отказоустойчивой ЭВМ повышенной достоверности функционирования, реализующий метод функционально кодовой защиты обеспечивать: коррекцию трехкратных, при условии обнаружения некорректируемых ошибок; в зависимости от правила проведения дополнительных проверок, корректировать от 50% до 98% обнаруживаемых ошибок; исправлять ошибки различной конфигурации при условии обнаружения некорректируемых ошибок;
иметь минимальные временные затраты на декодирование; исключать влияние неисправного резервного оборудования на работу устройств ЭВМ при наличии ошибок в информационных; сигнализировать о неисправности при мой ошибки.
возникновении некорректируе
[стр. 17]

17 Предлагаемый модифицированный итеративный код позволяет: 1 корректировать трехкратные ошибки в полубайте информации (в настоящее время неизвестны эффективные методы построения линейных кодов исправляющих больше двух кратной ошибки), при условии обнаружения ошибок в остальных разрядах кодового набора, за исключением ошибок трансформируемых в разрешенные кодовые наборы {новое свойство линейного кода коррекция ошибок заданной кратности при условии обнаружения максимального количества некорректируемых ошибок}', 2 исправлять ошибки различной конфигурации (имеет свойства нелинейного кода) при условии обнаружения некорректируемых ошибок; 3 осуществлять коррекцию модульных ошибок при малом числе информационных разрядов т.е.
исключить основной недостаток кода РидаСоломона (при исправлении ошибки в восьми разрядном модуле информации код Рида-Соломона требует 2040 информационных разрядов поэтому исключается возможность его использования для обеспечения отказоустойчивости малоразрядных специализированных ЭВМ); 4 иметь минимальные временные затраты на декодирование (в отличие от кодов Рида-Соломона реализующих процедуру циклического декодирования); 5 исключить влияние неисправного резервного оборудования на работу устройств ЭВМ при наличии ошибок в контрольных разрядах и отсутствии ошибок в информационных; 6 сигнализировать о неисправности устройства памяти при возникновении некорректируемой ошибки.
Третья глава посвящена разработке функционально-кодовой защиты процессора компьютерной сети при выполнении арифметических и логических операций (адаптации предлагаемого модифицированного кода для защиты данных операций).


[стр.,91]

91 2 исправлять ошибки различной конфигурации (имеет свойства нелинейного кода) при условии обнаружения некорректируемых ошибок; 3 осуществлять коррекцию модульных ошибок при малом числе информационных разрядов т.е.
исключить основной недостаток кода РидаСоломона (при исправлении ошибки в восьми разрядном модуле информации код Рида-Соломона требует 2040 информационных разрядов поэтому исключается возможность его использования для обеспечения отказоустойчивости малоразрядных специализированных ЭВМ военного назначения); 4 иметь минимальные временные затраты на декодирование (в отличие от кодов Рида-Соломона реализующих процедуру циклического декодирования); 5 исключить влияние неисправного резервного оборудования на работу устройств ЭВМ при наличии ошибок в контрольных разрядах и отсутствии ошибок в информационных; 6 сигнализировать о неисправности устройства памяти при возникновении некорректируемой ошибки.
На рисунках 2.14; 2.15; 2.16 представлены соответственно: исходное изображение, записанное в ЗУ, содержащее 16 информационных разрядов (четыре полубайта информации каждый из которых закодирован предлагаемым подходом).
Рисунок 2.14.
Исходный аэрофотоснимок

[стр.,135]

134 Макетный образец реализуются на программируемой логической интегральной схеме (ПЛИС) в виде 16-разрядной отказоустойчивой ЭВМ повышенной достоверности функционирования.
Макетный образец представляет собой программно-аппаратное изделие, состоящее из ПЛИС и персонального компьютера с установленным специальным программным обеспечением, позволяющим эмулировать и визуализировать работу отказоустойчивой ЭВМ повышенной достоверности функционирования.
В макетном образце реализованы алгоритмы моделирования ошибок работы: искусственная генерация ошибок хранения данных; генерация ошибок при передаче данных (записи/чтении) в устройство памяти; возможны другие типы ошибок (по согласованию).
Макетный образец отказоустойчивой ЭВМ повышенной достоверности функционирования, реализующий метод функционально кодовой защиты обеспечивать: коррекцию трехкратных, при условии обнаружения некорректируемых ошибок; в зависимости от правила проведения дополнительных проверок, корректировать от 50% до 98% обнаруживаемых ошибок; исправлять ошибки различной конфигурации при условии обнаружения некорректируемых ошибок;
имеет минимальные временные затраты на декодирование; исключает влияние неисправного резервного оборудования на работу устройств ЭВМ при наличии ошибок в контрольных разрядах и отсутствии ошибок в информационных; сигнализирует о неисправности при возникновении некорректируемой ошибки.

[Back]